虽然比咱们希望的要慢,但有关英特尔Xe图形渠道的详细信息仍在不断细化。在昨日与记者的络简报中,英特尔重申Xe推出了三种版别-Xe-LP,Xe-HP和Xe-HPC-针对机器学习,代码转化,游戏和高功用核算等用例。它还披露了其下一代处理器架构Tiger Lake的功用指标,并发布了DG1(离散图形1)软件开发工具(SDV),这是一种选用PCIe尺度方式的Xe产品,开发人员能够经过它针对Xe进行优化和山君湖。
如前所述,Xe并非千人一面的买卖。 Xe-LP和Xe-HP别离针对低功耗封装和高功用进行了优化,以及数据中心和超级核算微体系结构Xe-HPC。
Xe-LP包含集成的图形解决方案,其规划耗费约20瓦的功率,并或许高达50瓦。与X-HPC能够供给高达数百万亿次运算的核算才能(“ teraflop”等于每秒一亿次操作)比较,Xe-LP到达了petaflop级的功用(每秒一亿亿次操作)
Xe-HPC将具有高缓存带宽和一致的一致性内存,并支撑INT8,BF16和FP16等数据类型(最高32倍矢量速率)。这要归功于自定义数据并行向量矩阵引擎,该引擎能够加快AI推理使命,一同下降功耗,就像Nvidia的Tensor Cores相同。英特尔宣称每个履行单元(即Xe中独立的可编程核算单元)的双精度浮点(表明格局的数值规模)数字功用进步40倍。
Xe-HPC的缓存-Rambo-Xe的内存和履行单元之间的插槽,使它能够到达内存带宽的三倍。英特尔的高功用三维集成电路技能Foveros支撑在不同过程中集成组件制作,然后弥补了Xe的XeMF存储结构,该结构可扩展至数千个履行单元。
坚持开门见山,但重要的是:英特尔本周在2020年消费电子展上泄漏的Xe外形尺度DG1已开端经过根据Xe-LP的DG1 SDV向全球供货商发货。英特尔下一步希望将代号为Ponte Vecchio的Xe-HPC内置到Aurora中,它是Cray与美国能源部坐落芝加哥的阿贡国家实验室一同开发的超级核算机。在Aurora设置中,Xe Link(一种根据CXL联盟拟定的标准的互连,其成员包含AMD和Nvidia)将在每个节点上链接六张Ponte Vecchio Xe图形卡。
英特尔本周早些时候泄漏,根据其第三代10纳米工艺节点(10nm ++)的处理器架构Tiger Lake,其图形功用将到达Ice Lake(预订代替的产品系列)的两倍。现在,芯片制作商有了更多的细节:顾客能够希望从第10代Intel Core(Ice Lake)到第11代Intel Core(Tiger Lake)“双位数”的功用提高。
英特尔展现了运转Warframe游戏的DG1 SDV,但回绝泄漏游戏设置。很有或许,这与英特尔公司的丽莎·皮尔斯(Lisa Pearce)在周一的主题讲演中演示的演示相同,其间还包含以1080p的速度拍照的《命运2》,每秒确定60帧。 (值得注意的是,主题讲演是笔记本电脑内部的离散DG1芯片,而不是DG1卡或Tiger Lake集成Xe图形。)
您或许还记得,Tiger Lake装备了Intel Willow Cove处理器内核和一个图形内核,其间包含多达96个履行单元,其间一些处理器依赖于离散的DGX1。它支撑PCI Express 4.0和Thunderbolt 4(吞吐量是USB 3的四倍),以及LPDDR5内存和用于AI模型练习加快的扩展。
Tiger Lake方案包含9瓦和25瓦四核类型,其间少量几个将为今年在雅典娜方案下发布的笔记本电脑供电。这是Intel的标准,要求PC满意发动,引导时刻,体系唤醒,电源,功用等方面的基准。
毫无疑问,英特尔指出,它最近发动了针对图形指令中心的Beta程序,该程序可经过该控制台自定义公司离散和集成硬件的各个方面。它顺便简化的规划和协助选项,可简化比如“细分”和“各向异性过滤”之类的术语,并具有硬件加快的屏幕捕获功用,像素艺术复古游戏的晋级,组合台式机以及主题Discord服务器。